對(duì)于PCB工程師來說,主要關(guān)心的是如何保證差分布線的這些優(yōu)勢(shì)能夠在實(shí)際布線中得到充分發(fā)揮。等長(zhǎng)是為了保證兩路差分信號(hào)始終保持相反的極性,減少共模分量;等距離主要是保證兩者的差分阻抗一致減少反射,下面和pcb廠家一起來了解一下基板的接線方式有哪些?
1、時(shí)鐘接線
時(shí)鐘線是對(duì)EMC影響較大的因素之一是時(shí)鐘線上應(yīng)少過孔,盡量避免與其信號(hào)線平行走線,并應(yīng)遠(yuǎn)離一般信號(hào)線以免干擾信號(hào)線。同時(shí)板子上的電源部分要避開,防止電源和時(shí)鐘相互干擾。如果板上有專用的時(shí)鐘產(chǎn)生芯片,必要時(shí)可以專門剪掉。很多有參考晶振的芯片,這些晶振下面應(yīng)該沒有走線要鋪銅做隔離。
2、直角布線
PCB布線中一般要求避免直角布線,幾乎成為衡量布線好壞的標(biāo)準(zhǔn)之一。原則上直角走線會(huì)改變傳輸線的線寬,導(dǎo)致阻抗不連續(xù)。事實(shí)上不僅直角走線,銳角走線也可能引起阻抗變化。直角走線對(duì)信號(hào)的影響主要體現(xiàn)在轉(zhuǎn)角可以相當(dāng)于傳輸線上的容性負(fù)載,減緩上升時(shí)間,阻抗不連續(xù)會(huì)引起信號(hào)的反射。
3、差分布線
在高速電路設(shè)計(jì)中的應(yīng)用越來越廣泛,電路中關(guān)鍵的信號(hào)往往采用差分結(jié)構(gòu)設(shè)計(jì)。通俗地講,驅(qū)動(dòng)器發(fā)送兩個(gè)等值反相的信號(hào),接收端通過比較兩個(gè)電壓的差值來判斷邏輯狀態(tài),承載差分信號(hào)的一對(duì)走線稱為差分走線。這里需要說明的是鋁基板不能打孔,因此通過PCB的成品板很容易看出板子是不是鋁基板。
總而言之,pcb廠家的基板的接線方式有時(shí)鐘接線和直角布線以及差分布線,其主要目的是調(diào)整延遲以滿足系統(tǒng)時(shí)序設(shè)計(jì)要求。設(shè)計(jì)者首先要有這個(gè)認(rèn)識(shí),改變傳輸延遲,布線時(shí)盡量避免使用。但在實(shí)際設(shè)計(jì)中,為了保證信號(hào)有足夠的保持時(shí)間,或者為了減少同組信號(hào)之間的時(shí)間偏移,往往需要特意進(jìn)行布線。