與傳統(tǒng)的電子電路設(shè)計(jì)方法相比,特別在數(shù)字電路設(shè)計(jì)中,阻抗板的EDA技術(shù)有很多優(yōu)點(diǎn):
?
①?阻抗板的EDA采用原理圖、狀態(tài)圖和硬件描述語(yǔ)言(HDL)輸入,用HDL對(duì)數(shù)字電子系統(tǒng)進(jìn)行抽象的行為與功能描述以及具體的內(nèi)部線(xiàn)路結(jié)構(gòu)描述,從而可以在電子設(shè)計(jì)的各個(gè)階段、各個(gè)層次進(jìn)行計(jì)算機(jī)模擬驗(yàn)證,保證設(shè)計(jì)過(guò)程的正確性。它可以降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期。
?
②阻抗板的EDA有庫(kù)(Library)的引入。EDA工具之所以能夠完成各種自動(dòng)設(shè)計(jì)過(guò)程,關(guān)鍵是有各類(lèi) 庫(kù)的支持,如邏輯仿真時(shí)的模擬庫(kù)、邏輯綜合時(shí)的綜合庫(kù)、版圖綜合時(shí)的版圖庫(kù)、測(cè)試綜合時(shí)的測(cè)試庫(kù)等。這些庫(kù)文件都是EDA設(shè)計(jì)公司與半導(dǎo)體生產(chǎn)廠(chǎng)商緊密合作、共同開(kāi)發(fā)的。
?
③阻抗板的EDA有著設(shè)計(jì)文檔的管理。某些HDL語(yǔ)言也是文檔型的語(yǔ)言(如VHDL),極大地簡(jiǎn)化了設(shè)計(jì)文檔的管理。
?
? ? 相關(guān)閱讀:阻抗板的選擇原則【匯合】